NEW 正社員
掲載予定期間:2024/12/19(木)〜2025/3/19(水)
【神奈川/厚木】アナログ回路設計(IO・I/F設計の開発・設計)※在宅可#DS_R0173
【国内トップクラスの売上を誇る半導体事業/世界シェア50%超・絶好調のイメージセンサー】
GPIO/LVDSやSPMI/I3C等の通信規格の物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、およびLDO/チャージポンプなどの電源IPなど各種アナログIPの開発・設計
■組織の役割
当グループが手掛ける半導体製品に搭載されるI/F・電源系アナログIPの開発
特にCMOSイメージセンサー製品(CIS)に搭載されるGPIO/LVDSやSPMI/I2C/I3C等の通信規格物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、LDO/チャージポンプ/バイアス回路などの電源IP等の回路設計を中心に技術開発を遂行する
■担当予定の業務内容
CIS製品の高機能化に伴い各種アナログIPにはより高精度・低電力・低コストなどの差異化が求められており、大きくは下記のいずれかをお願いします。
1)GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IPアナログ回路設計
2)PLL/DLL等の位相/遅延フィードバック制御IPアナログ回路設計
3)LDO/チャージポンプ/バイアス回路などの電源IPアナログ回路設計
■想定ポジション
それぞれの開発チームは~3名程度の正社員、および、作業工数に応じた協力会社で構成され、そのリーダーの役割となります。比較的短期間に製品適用を求められるIP開発・導入となるため、多数関係者へのコミュニケーション能力も発揮できるポジションとなります。
■描けるキャリアパス
例えば様々な分野に応用されている機械学習機能の進化にCiM(Computing in Memory)といったメモリIPベースのIPが注目されています。将来の製品に欠かせないキラーIPの第一人者として活躍することもできます。また、スタンダードセルやメモリといったIP開発者、製品化で必要なESD設計者とともに知の共有ができIPライブラリ全体のリーダーとして活躍する事もできます。さらに優秀な人材には希望に即したJOBローテーションで幅広く活躍してもらう準備があります
【チーム/組織構成】
募集職種 |
技術職(電気、電子、機械) > 回路・システム設計 > 回路設計(アナログ) |
---|---|
雇用形態 | 正社員
<雇用形態補足> 期間の定め:無 補足事項無し <試用期間> 3ヶ月 補足事項無し |
勤務時間 | <労働時間区分> フレックスタイム制(フルフレックス) 休憩時間:45分(12:00~12:45) 時間外労働有無:有 <標準的な勤務時間帯> 9:00~17:30 |
勤務地 | <勤務地詳細> 厚木第2テクノロジーセンター 住所:神奈川県厚木市岡田4-16-1 勤務地最寄駅:小田急小田原線/本厚木駅 受動喫煙対策:屋内全面禁煙 |
交通 | <転勤> 当面なし 転勤は当面想定していません。 <在宅勤務・リモートワーク> 相談可 <オンライン面接> 可 |
給与 | <予定年収> 950万円~1,150万円 <賃金形態> 月給制 補足事項無し <賃金内訳> 月額(基本給):400,000円~718,750円 <月給> 400,000円~718,750円 <昇給有無> 有 <残業手当> 有 <給与補足> ※年収は経験や能力を考慮の上、同社規定により決定します。 賃金はあくまでも目安の金額であり、選考を通じて上下する可能性があります。 月給(月額)は固定手当を含めた表記です。 |
待遇・福利厚生 | 通勤手当、健康保険、厚生年金保険、雇用保険、労災保険、退職金制度 <各手当・制度補足> 通勤手当:補足事項無し 社会保険:社会保険完備 退職金制度:補足事項無し <教育制度・資格補助補足> OJT、ジネス研修、技術研修、ソニーユニバーシティ(次世代リーダー向け人材育成プログラム)等 <その他補足> ■財形貯蓄制度、社員持株会など ■各種育児関連制度、介護休職制度、ボランティア休職制度、フレキシブルキャリア休職(留学や配偶者の海外赴任への同行などを目的とする) ※自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能 |
休日・休暇 | 【休日・休暇】 完全週休2日制(休日は土日祝日) 年間有給休暇6日~24日(下限日数は、入社直後の付与日数となります) 年間休日日数126日 年末年始休暇、年次有給休暇(初年度6~17日、勤続年数に応じて最大24日) |
応募資格 | <最終学歴>大学院、大学、高等専門学校卒以上 <応募資格/応募条件> ■必須条件:下記いずれかの経験 ・GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IP開発経験者 ・位相/遅延フィードバック制御IP開発経験者 ・電源IP開発経験者 ■歓迎条件: ・特許取得経験あり 海外ベンダーとの協業経験あり <語学力> 必要条件:英語中級 歓迎条件:英語上級 <語学補足> 海外ベンダーとの協業経験があると尚可 |
---|---|
応募方法 | このページ内の「応募」ボタンよりご応募ください。 |
選考プロセス | - |
会社名称 | ソニーセミコンダクタソリューションズ株式会社 |
---|---|
所在地 | 〒243-0014 神奈川県厚木市旭町4-14-1 |
事業内容 | ■事業内容: 半導体関連製品と電子 ・電気機械器具の研究、開発、生産、販売事業、およびこれに関連、附帯する事業 当グループは、イメージセンサーを中心として、マイクロディスプレイ、各種LSI、半導体レーザーなどを含むデバイス事業を展開しています。中でも世界シェアのトップを走るイメージセンサーはモバイル向けを中核として、今後は車載カメラやセキュリティカメラ、ファクトリーオートメーションなど新規領域における成長が期待されています。 |
代表者 | 代表取締役社長 兼 CEO 清水 照士 |
URL | https://www.sony-semicon.com/ja/index.html |
設立 | 年2015年11月 |
資本金 | 400百万円 |
売上 | 1,692,700百万円 |
従業員数 | 9,000名 |
平均年齢 | - |
主要取引先 | - |
かんたん登録で、お仕事探しがらくらくスムーズになる
転職EXに会員登録しよう!
転職EXの会員登録をすると、以下の便利な機能がすぐにご利用になれます。ぜひご利用ください。
新規会員登録 (無料)気になるリストに保存できる件数は20件までです。
20件以上保存するにはログインが必要です。
ログイン後は、今までログイン中気になるリストに入っていた案件も見ることができます。