正社員
【職務概要】
System Verilog/Verilog-HDLによる機能検証(アサーション検証、カバレッジ検証、リファレンスCによる一致検証などの自動検証主体)やミックスシグナル回路の検証をご担当いただきます。
【担当予定の業務内容】
ツールベンダや社内有識者との情報共有や協業も多いです。設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。
開発難易度に応じ、数名~数十名程度のチームを作って要求仕様から検証仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。一方で中長期スパンでは新たな検証手法の探索を継続し、製品への検証技術導入などを推進していきます。
【想定ポジション】
担当者もしくは、リーダーとして与えられた範囲で業務を行っていただきます。
【業務内容変更の範囲】
同社業務全般
募集職種 |
技術職(電気、電子、機械) > 回路・システム設計 > 回路設計(デジタル) 技術職(電気、電子、機械) > 半導体設計 > アナログ・高周波IC設計 |
---|---|
雇用形態 | 正社員 |
勤務時間 | - |
勤務地 | 福岡県福岡市早良区百道浜2-3-2 TNC放送会館 地下鉄空港線「西新」駅より車で5分 勤務地変更の範囲:本社及び全国の事業場、支社、営業所 |
交通 | - |
給与 | 年収 600万円~800万円 |
待遇・福利厚生 | ■年収:600万~950万円 月給制:月額400000円 賞与:年2回(6・12月) 昇給:年1回 ■雇用形態:正社員 契約期間:無期 試用期間:有(3ヶ月) ■福利厚生: 通勤手当(会社規定に基づき支給)、超過勤務手当、社会保険完備、従業員持株会、独身寮、同社商品購入補助クーポン、カフェテリアプラン、社内募集、社内フリーエージェント制度、社内キャリア登録制度、公募留学制度、フレキシブル休職 ■勤務時間:フレックスタイム制 標準労働時間7時間45分(コアタイム9時30分~15時30分) 休憩時間:45分 ■喫煙情報:敷地内禁煙 |
休日・休暇 | 完全週休2日制(土・日・祝)、年末年始、夏季休暇、フレックスホリデー10日、年次有給休暇(最大24日)、積立休暇制度、ボランティア・育児・介護等を目的とする休暇、休職・短時間勤務制度、海外赴任配偶者帯同休職制度(5年間)、私費修学休職制度(2年間) |
応募資格 | 【必須】 半導体のロジック回路の設計・検証業務を経験されている方 (System Verilog またはVerilog-HDLの知見をお持ちの方) ※半導体の種類は問いません 【尚可】 ・SystemVerilog、UVM、SystemC、アサーション記述、論理合成、動作合成、タイミング検証(STA)、Python ・アナログ回路の基礎知識や、ロジック、アナログ協調検証知識。ソフトウェア知識 等 ・TOEIC600点以上 40歳以下 【年齢制限理由】 長期勤続によるキャリア形成を図る観点から、若年者等を期間の定めのない労働契約の対象として募集・採用するため |
---|---|
応募方法 | このページ内の「応募」ボタンよりご応募ください。
|
選考プロセス | - |
会社名称 | ソニーセミコンダクタソリューションズ株式会社 |
---|---|
所在地 | 〒243-0014 神奈川県厚木市旭町4-14-1 |
事業内容 | ■事業内容: 半導体関連製品と電子 ・電気機械器具の研究、開発、生産、販売事業、およびこれに関連、附帯する事業 |
代表者 | 代表取締役社長 兼 CEO 清水 照士 |
URL | https://www.sony-semicon.com/ja/index.html |
設立 | 年2015年11月 |
資本金 | 400百万円 |
売上 | 1,692,700百万円 |
従業員数 | 8,900名 |
平均年齢 | - |
主要取引先 | - |
かんたん登録で、お仕事探しがらくらくスムーズになる
転職EXに会員登録しよう!
転職EXの会員登録をすると、以下の便利な機能がすぐにご利用になれます。ぜひご利用ください。
新規会員登録 (無料)気になるリストに保存できる件数は20件までです。
20件以上保存するにはログインが必要です。
ログイン後は、今までログイン中気になるリストに入っていた案件も見ることができます。